BLE芯片射频锁相源设计与仿真任务书
2020-06-26 19:53:28
1. 毕业设计(论文)的内容和要求
本课题需要设计是由VCO 5GHz和缓冲。
5GHz VCO缓冲器包括在设计和应该能够驱动一个四分频器和用于驱动上下混频器缓冲(分别为TX和RX链),和一个比较单端用来驱动DIV2缓冲(初步的内部的分工在divn rfpll),电源参考来自专用调节器, 通过ADE平台对电路进行仿真,验证VCO性能。
2. 参考文献
[1] 曹旭.宽带CMOS压控振荡器研究及设计[D].杭州电子科技大学,2013. [2] 陈焱.全集成宽带CMOS压控振荡器的研究与设计[D].苏州大学,2009. [3] 傅开红.基于CMOS工艺压控振荡器和低噪声放大器研究[D].杭州电子科技大学,2009.
3. 毕业设计(论文)进程安排
1-2周 收集资料,撰写开题报告; 3-5周 电路选型,参数计算; 6-12周 设计电路,进行仿真; 13-16周 结果优化,撰写毕设论文。
剩余内容已隐藏,您需要先支付 5元 才能查看该篇文章全部内容!立即支付