登录

  • 登录
  • 忘记密码?点击找回

注册

  • 获取手机验证码 60
  • 注册

找回密码

  • 获取手机验证码60
  • 找回
毕业论文网 > 开题报告 > 电子信息类 > 电子科学与技术 > 正文

基于NiosII的数字频率计研究与实现开题报告

 2020-04-06 11:06:44  

1. 研究目的与意义(文献综述)

1目的及意义(含国内外的研究现状分析)

1.1课题的意义

在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此,频率的测量就显得更为重要。近年来,在现代电子系统设计领域中,电子设计自动化已成为重要的设计手段。简单的搭建电路已经不适应大规模电路设计要求。eda的可编写程序设计硬件电路设计,可重复下载的优势非常明显。这样做既可节省时间又能避免不必要的资源浪费。数字频率计的设计,其功能是实现信号的频率、周期、占空比以及脉宽等指标的测量,在电子测量、航海、探测、军事等众多领域的应用范围广泛。

数字频率计是数字电路中的一个典型应用,实际的硬件设计用到的器件较多,连线比较复杂,而且会产生比较大的延时,造成测量误差、可靠性差。而采用fpga现场可编程门阵列为控制核心,通过nios ii软核的设计和底层硬件编程c语言,在quartus ii仿真平台上编译、仿真、调试 ,并下载到fpga芯片上,通过严格的测试后,能够较准确地测量方波、正弦波、三角波、矩齿波等各种常用的信号的频率,而且还能对其他多种物理量进行测量,并且将使整个系统大大简化,提高了系统的整体性能和可靠性。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

2. 研究的基本内容与方案

2设计的基本内容及可能遇到的问题

2.1设计的基本内容

数字频率计是数字电路中的一个典型应用,实际的硬件设计用到的器件较多,连线比较复杂,而且会产生较大的延时,造成测量误差、可靠性差。随着可编程逻辑器件fpga的广泛应用,以eda工具为开发平台,利用nios ii的软核设计,通过c语言的底层驱动编程,设计者不但可以方便实现数字频率计,而且将使系统大大简化,提高整体的性能和可靠性。

数字频率计的原理框图如图1所示。主要由5个模块组成,分别是:脉冲发生器电路、测频控制信号发生器电路、计数模块电路、锁存器、译码驱动电路。


剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

3. 研究计划与安排

4进度安排

第1-3周:查阅相关文献资料,明确研究内容,了解研究所需基础资料。确定方案,完成开题报告。

第4-7周:查找相关中英文资料,学习nios ii 软核开发的流程和步骤,学习相关软件的应用和nios ii的c语言程序编写。

第7-12周:分析数据频率计的相关要求,完成nios ii数字频率计的开发与设计,实现论文要求的相关功能,完成实物。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

4. 参考文献(12篇以上)

5阅读的参考文献

[1] 潘松,黄继业. eda技术实用教程 [m]. 北京:科学出版社,2002.

[2] 章坚武,李杰,姚英彪,骆懿.嵌入式系统设计与开发.西安电子科技大学出版社,2007.

[3] 张亦华,延明,肖冰. 数字逻辑器设计实验技术与eda工具, 北京:北京邮电大学出版社,2003.

剩余内容已隐藏,您需要先支付 5元 才能查看该篇文章全部内容!立即支付

微信号:bysjorg

Copyright © 2010-2022 毕业论文网 站点地图